Globalization concept

MSP430F5329IPNR LQFP-80 Komponen elektronik sirkuit terpadu Pengendali mikro

MSP430F5329IPNR LQFP-80 Komponen elektronik sirkuit terpadu Pengendali mikro

Deskripsi Singkat:

MSP430F5329IPNR 25 MHz MCU dengan Flash 128KB, SRAM 10KB, ADC 12-bit, komparator, DMA, UART/SPI/I2C, pengganda HW


Rincian produk

Riset

Tag Produk

Fitur untuk MSP430F5329

●Rentang tegangan suplai rendah: 3,6 V hingga 1,8 V
●Konsumsi daya sangat rendah

Mode aktif (AM): semua jam sistem aktif 290 A/MHz pada 8 MHz, 3 V, eksekusi program flash (biasa) 150 A/MHz pada 8 MHz, 3 V, eksekusi program RAM (biasa)
Mode siaga (LPM3): jam waktu nyata (RTC) dengan operasional kristal, pengawas, dan pengawas suplai, retensi RAM penuh, bangun cepat: 1,9 A pada 2,2 V, 2,1 A pada 3 V (umum) osilator berdaya rendah (VLO), penghitung serba guna, pengawas, dan pengawas suplai operasional, retensi RAM penuh, bangun cepat: 1,4 A pada 3 V (umum)
Mode mati (LPM4): retensi RAM penuh, operasional pengawas suplai, bangun cepat: 1,1 A pada 3 V (biasa)
Mode mati (LPM4.5): 0,18 A pada 3 V (umum)

●Bangun dari mode siaga dalam 3,5 s (umum)
●Arsitektur RISC 16-bit, memori yang diperluas, hingga jam sistem 25-MHz
●Sistem manajemen daya yang fleksibel

LDO terintegrasi penuh dengan tegangan suplai inti teregulasi yang dapat diprogram
Pengawasan tegangan suplai, pemantauan, dan pemadaman listrik

●Sistem jam terpadu

Loop kontrol FLL untuk stabilisasi frekuensi
Sumber jam internal frekuensi rendah (VLO) berdaya rendah
Sumber referensi internal terpangkas frekuensi rendah (REFO)
32-kHz kristal jam (XT1)
Kristal frekuensi tinggi hingga 32 MHz (XT2)

●16-bit timer TA0, Timer_A dengan lima register tangkap/bandingkan
●16-bit timer TA1, Timer_A dengan tiga register tangkap/bandingkan
●16-bit timer TA2, Timer_A dengan tiga register tangkap/bandingkan
●Pewaktu 16-bit TB0, Pewaktu_B dengan tujuh register bayangan/pembandingan tangkapan
●Dua antarmuka komunikasi serial universal (USCI)

USCI_A0 dan USCI_A1 masing-masing mendukung:

UART yang ditingkatkan mendukung deteksi baud-rate otomatis

Encoder dan dekoder IrDA

SPI sinkron

USCI_B0 dan USCI_B1 masing-masing mendukung:

I2C

SPI sinkron

●Sistem daya 3.3-V terintegrasi
●Konverter analog-ke-digital (ADC) 12-bit dengan referensi internal, fitur sample-and-hold, dan autoscan
●Pembanding
●Pengganda perangkat keras mendukung operasi 32-bit
●Pemrograman onboard serial, tidak diperlukan tegangan pemrograman eksternal
●DMA internal 3 saluran
●Pengatur waktu dasar dengan fitur RTC
●Perbandingan Perangkat merangkum anggota keluarga yang tersedia

Deskripsi untuk MSP430F5329

Rangkaian mikrokontroler daya ultra-rendah TI MSP430™ terdiri dari beberapa perangkat yang menampilkan rangkaian periferal berbeda yang ditargetkan untuk berbagai aplikasi.Arsitekturnya, dikombinasikan dengan mode daya rendah yang ekstensif, dioptimalkan untuk mencapai masa pakai baterai yang lebih lama dalam aplikasi pengukuran portabel.Perangkat ini memiliki CPU RISC 16-bit yang kuat, register 16-bit, dan generator konstan yang berkontribusi pada efisiensi kode maksimum.Osilator yang dikontrol secara digital (DCO) memungkinkan perangkat untuk bangun dari mode daya rendah ke mode aktif dalam 3,5 s (tipikal).

MSP430F5329, MSP430F5327, dan MSP430F5325 adalah konfigurasi mikrokontroler dengan LDO 3.3-V terintegrasi, empat timer 16-bit, ADC 12-bit berkinerja tinggi, dua USCI, pengganda perangkat keras, DMA, modul RTC dengan kemampuan alarm, dan 63 pin I/O.

MSP430F5328, MSP430F5326, dan MSP430F5324 menyertakan semua periferal ini tetapi memiliki 47 pin I/O.

Aplikasi yang umum termasuk sistem sensor analog dan digital, pencatat data, dan berbagai aplikasi tujuan umum.

Untuk deskripsi modul lengkap, lihatPanduan Pengguna Keluarga MSP430F5xx dan MSP430F6xx.


  • Sebelumnya:
  • Lanjut:

  • 1. Siapa saja staf di departemen Litbang Anda?Apa kualifikasi Anda?

    -R & D Director: merumuskan rencana R & D jangka panjang perusahaan dan memahami arah penelitian dan pengembangan;Memandu dan mengawasi departemen r&d untuk mengimplementasikan strategi r&d perusahaan dan rencana R&D tahunan;Mengontrol kemajuan pengembangan produk dan menyesuaikan rencana;Membentuk tim penelitian dan pengembangan produk unggulan, mengaudit dan melatih personel teknis terkait.

    Manajer R & D: membuat rencana R & D produk baru dan menunjukkan kelayakan rencana;Mengawasi dan mengelola kemajuan dan kualitas pekerjaan r&d;Teliti pengembangan produk baru dan usulkan solusi efektif sesuai dengan kebutuhan pelanggan di berbagai bidang

    Staf Litbang: mengumpulkan dan memilah data kunci;Pemrograman komputer;Melakukan percobaan, pengujian dan analisis;Menyiapkan bahan dan peralatan untuk percobaan, pengujian dan analisis;Catat data pengukuran, buat perhitungan dan siapkan grafik;Lakukan survei statistik

     

    2. Apa ide penelitian dan pengembangan produk Anda?

    - Konsep dan pemilihan produk Konsep dan evaluasi produk Definisi produk dan desain rencana proyek dan pengembangan pengujian dan validasi produk diluncurkan ke pasar

    Tulis pesan Anda di sini dan kirimkan kepada kami

    Keunggulan kami terletak pada jalur perdagangan berikut: